verilog 시계[디지털 논리 회로]
페이지 정보
작성일 23-03-29 09:28
본문
Download : verilog 시계[디지털 논리 회로.hwp
-시뮬레이션 하는데 시간이 걸려 분단위 이상은 구현이 힘들어 별도의 module을 사용하여 구현하였습니다.
begin
min_b = 0;
initial
reg [17:0] c1k_b;
hour_a = 0;
reg [4:0] sec_a, min_a;
end
c1k_b <= c1k_b + 1;
begin
c1k_c = 0;
always @ (posedge c1k or posedge reset)
else
hour_b = 0;
verilog 시계[디지털 논리 회로]
reg c1k_c;
c1k_c <= 1;
night_a = 4hA;
output [2:0] hour_a;
output [17:0] c1k_b;
레포트 > 공학,기술계열
1. 기본 시계 제작 (0.1초~1분단위, 스탑워치)
sec_b = 0;
2. hour 단위 구현을 위한 testbench & module
다. reg [5:0] comma_a, sec_b, min_b, hour_b;
output c1k_c;
module timer_go
min_a = 0;
input c1k,reset;
comma_a=0;
output [4:0] sec_a, min_a;
reg [2:0] hour_a;
(c1k,reset,comma_a,sec_b,sec_a,min_b,min_a,hour_b,hour_a,night_a,c1k_b,c1k_c);
설명
output [5:0] comma_a, sec_b, min_b, hour_b;
c1k_c = 0;
begin
end
모듈 및 시뮬레이션
Download : verilog 시계[디지털 논리 회로.hwp( 92 )
end
begin
output [3:0] night_a;
timescale 100ns/1ns
end
c1k_b = -1;
verilog 시계,디지털 논리 회로,논리회로
c1k_b <= 0;
reg [3:0] night_a;
순서
sec_a = 0;
if (c1k_b == 18d99999)
모듈 및 시뮬레이션 1. 기본 시계 제작 (0.1초~1분단위, 스탑워치) 2. hour 단위 구현을 위한 testbench & module -시뮬레이션 하는데 시간이 걸려 분단위 이상은 구현이 힘들어 별도의 module을 사용하여 구현하였습니다.


